ユニバーシティLSI設計コンテスト

大学LSI設計コンテストは,大学における実際のチップ設計に焦点を絞ったASP-DACの重要なイベントです.設計コンテスト委員会は,応募された設計事例から優秀な18件を選出しました.選ばれた設計事例はセッション1Dにおいて概要が紹介され,その後,ポスター発表の機会が与えられます.ポスター発表においては,軽食とともに発表者と参加者が議論することができます.また,最も優秀な設計事例が会議のオープニングで表彰されます.

  • 日時:2007年1月24日(水)
  • 場所: パシフィコ横浜、会議センター4階
    • 口頭発表: Room416+417 (10:15-12:20)
    • ポスター発表: Room 418 (12:20-13:30) (軽食の用意があります)
  • Co-Chairs: Makoto Nagata (Kobe Univ., Japan), Fumio Arakawa (Hitachi, Japan)
  • 設計コンテスト委員会

時間 タイトル
1D-1 10:15 - 10:20 A 1Tb/s 3W Inductive-Coupling Transceiver Chip
1D-2 10:20 - 10:25 22-29GHz Ultra-Wideband CMOS Pulse Generator for Collision Avoidance Short Range Vehicular Radar Sensors
1D-3 10:25 - 10:30 A 2.8-V Multibit Complex Bandpass Delta-Sigma AD Modulator in 0.18 umCMOS
1D-4 10:30 - 10:35 A Wideband CMOS LC-VCO Using Variable Inductor
1D-5 10:35 - 10:40 Design of Active Substrate Noise Canceller using Power Suplly di/dt Detector
1D-6 10:40 - 10:45 A 20 Gbps Scalable Load Balanced Birkhoffvon Neumann Symmetric TDM Switch IC with SERDES Interfaces
1D-7 10:45 - 10:50 Reconfigurable CMOS Low Noise Amplifier Using Variable Bias Circuit for Self Compensation
1D-8 10:50 - 10:55 Pseudo-Millimeter-Wave Up-Conversion Mixer with On-Chip Balun for Vehicular Radar Systems
1D-9 10:55 - 11:00 Improving Execution Speed of FPGA using Dynamically Reconfigurable Technique
1D-10 11:00 - 11:05 Single-Issue 1500MIPS Embedded DSP with Ultra Compact Codes
1D-11 11:05 - 11:10 A Highly Integrated 8 mW H.264/AVC Main Profile Real-time CIF Video Decoder on a 16 MHz SoC Platform
1D-12 11:10 - 11:15 Configurable AMBA On-Chip Real-Time Signal Tracer
1D-13 11:15 - 11:20 Implementation of a Standby-Power-Free CAM Based on Complementary Ferroelectric-Capacitor Logic
1D-14 11:20 - 11:25 A Multi-Drop Transmission-Line Interconnect in Si LSI
1D-15 11:25 - 11:30 A 10GHz/channel On-Chip Signaling Circuit with an Impedance-Unmatched CML Driver in 90nm CMOS Technology
1D-16 11:30 - 11:35 A 90nm 8x16 FPGA Enhancing Speed and Yield Utilizing Within-Die Variations
1D-17 11:35 - 11:40 A 0.35um CMOS 1,632-gate-count Zero-Overhead Dynamic Optically Reconfigurable Gate Array VLSI
1D-18 11:40 - 11:45 Low-Power High-Speed 180-nm CMOS Clock Drivers

Last Updated on: November, 1, 2006