ハイライト

基調講演
オープニング・基調講演 I : 1月20日(火) 8:30~10:00, 5階小ホール
"プロセッサ設計とテクノロジドライバの観点からのEDAシステムへのチャレンジ"
- 斎藤光男 (株式会社東芝 セミコンダクター社 首席技監)


基調講演 II : 1月21日(水) 9:00~10:00, 5階小ホール
"組み込みシステムの自動合成・検証 ―夢物語か、現実か?―"
- Wolfgang Rosenstiel (独Tuebingen大学 教授)


基調講演 III : 1月22日(木) 9:00~10:00, 5階小ホール
"設計制約に基づく設計から規範に基づく設計へ"
- Leon Stok (米IBM Systems and Technology Group, Electronic Design Automation ディレクター)

特別セッション
1D : 1月20日(火) 10:15~12:20, Room 416+417
講演・ポスター: "ユニバーシティLSIデザインコンテスト"


2D : 1月20日(水) 13:30~15:35, Room 416+417
招待講演: "EDA Acceleration Using New Architectures"
オーガナイザ: Damir A. Jamsok (IBM Corp., United States)


3D : 1月20日(火) 15:55~18:00, Room 416+417
招待講演: "Hardware Dependent Software for Multi- and Many-Core Embedded Systems"


4D : 1月21日(水) 10:15~12:20, Room 416+417
招待講演: "Challenges in 3D Integrated Circuit Design"

9D : 1月22日(木) 15:55~18:00, Room 416+417
招待講演・パネル討論: "Dependable VLSI: Device, Design and Architecture - How should they cooperate ? -"
オーガナイザ: Shuichi Sakai (Univ. of Tokyo, Japan)
パネリスト: Hidetoshi Onodera (Kyoto Univ., Japan)
Hiroto Yasuura (Kyushu Univ., Japan)
James Hoe (Carnegie Mellon Univ., United States)

デザイナーズ・フォーラム
5D : 1月21日(水) 13:30~15:35, 5F小ホール
招待講演:"コンシューマ製品向けSoC"


6D : 1月21日(水) 15:55~18:00, 5F小ホール
パネル討論:"ESL設計"
モデレータ: Takashi Hasegawa (Fujitsu Microelectronics Ltd., Japan)
パネリスト: Simon Bloch (Mentor Graphics Corp., United States)
Ahmed Jerraya (CEA-LETI, France)
Gabriela Nicolescu (Ecole Polytechnique de Montreal, Canada)
Shigeru Oho (Hitachi, Ltd., Japan)
Koichiro Yamashita (Fujitsu Labs. Ltd., Japan)

7D : 1月22日(木) 10:15~12:20, 5F小ホール
招待講演:"アナログ・RF回路設計"


8D : 1月22日(木) 13:30~15:35, 5F小ホール
パネル討論:"近未来のSoCアーキテクチャ -動的再構成プロセッサはキーテクノロジとなりうるか-"
モデレータ: Hideharu Amano (Keio Univ., Japan)
パネリスト: Toru Awashima (NEC, Japan)
Hisanori Fujisawa (Fujitsu Labs. Ltd., Japan)
Naohiko Irie (Hitachi Ltd., Japan)
Takashi Miyamori (Toshiba Corp., Japan)
Tony Stansfield (Panasonic Europe Ltd., Great Britain)

チュートリアル
チュートリアル 1 (Full Day) : 1月19日(月) 9:30~17:00, Room 411+412
マルチコアLSIのソフトウェア開発


チュートリアル 2 (Half Day) : 1月19日(月) 9:30~12:30, Room 413
C言語ベース組み込みシステム設計検証のための形式的手法 -最新技術動向と実用ツール-


チュートリアル 3 (Half Day) : 1月19日(月) 9:30~12:30, Room 414+415
統計的設計手法入門


チュートリアル 4, 5 (Two Half Days) : 1月19日(月) 9:30~12:30、14:00~17:00, Room 416+417
回路の信頼性:モデリング、シミュレーション、信頼性を確保する設計
  セクション I (午前): 信頼性劣化のメカニズムと設計へのインパクト
  セクション II (午後): 経年劣化の予測と信頼性を確保する設計


チュートリアル 6 (Half Day) : 1月19日(月) 14:00~17:00, Room 414+415
低リークVLSI設計の最新動向


チュートリアル 7 (Half Day) : 1月19日(月) 14:00~17:00, Room 413
システムレベル設計におけるメモリアーキテクチャとソフトウェア変換技術

Last Updated on: 11, 9, 2008