デザイナーズ・フォーラム
学生フォーラムは, 大学院生を対象としたポスターセッションで, 研究成果を 国際的に発表する機会, およびその研究内容について企業や大学の研究者と 議論をする機会の提供が目的です. 専門家との活発な議論を研究促進に役立ててもらうことが, 本フォーラムのねらいです.
- 日時: 2011年1月27日(木) (12:20-13:30)
- 会場: パシフィコ横浜, 4階 418
ベストポスター賞 受賞者:
[ IEICE VLD ベストポスター賞 ]
- SF04 : MuShun Lee, "High-Level Current Waveform Modeling Techniques for Power Supply Noise Analysis"
- SF01 : Mathias Soeken, "Formal Verification of UML-based Specifications"
- SF05 : Yoichi Wakaba, "An Extension of Systolic Regular Expression Matching Hardware for Handling Iteration of Strings Using Quantifiers"
発表ポスターリスト:
発表ID | 発表題目 | 発表者 |
SF01 | Fomal Verification of UML-based Specifications | Mathias Soeken |
SF02 | Exact and Fast L1 Cache Configuration Simulation for Embedded Systems for FIFO/PLRU-Based Caches | Masashi Towada |
SF03 | An Efficient Algorithm of Adjustable Delay Buffer Insertion for Clock Skew Minimization in Multiple Dynamic Supply Voltage Designs | Hong-Ting Lin |
SF04 | High-Level Current Waveform Modeling Techniques for Power Supply Noise Analysis | MuShun Lee |
SF05 | An Extension of Systolic Regular Expression Matching Hardware for Handling Iteration of Strings Using Quantifiers | Yoichi Wakaba |
SF06 | A Pattern Independent Approximate String Matching Hardware Algorithm and Its FPGA Implementation | Yuichiro Utan |
SF07 | Evaluation of Floating-Point Architecture Unit with Precision Degradation Detection | Keita Kaneko |
SF08 | Integration of Behavioral Synthesis and Floorplanning for Asynchronous Circuits with Bundled-data Implementation | Naohiro Hamada |
SF09 | CAT: A Critical-Area-Targeted Test Set Modification Scheme for Reducing Launch Switching Activity in At-Speed Scan Testing | Kazunari Enokimoto |
SF10 | Delay Analysis of Sub-Path on Fabricated Chips by Several Path-Delay Tests | Takanobu Shiki |
SF11 | Circuit Speed Improvement with Error-Detection-Correction Mechanism | Masafumi Inoue |
SF12 | Stable-LSE based Analytical Placement with Overlap Removable Length | Masatomo Kuwano |
SF13 | Formal Verification and Vulnerability Analysis of Fault Tolerant Systems | Stefan Frehse |
SF14 | Development of a Compiler with OpenCL Expansion for Reconfigurable Processor Hy-DiSC | Kyohei Tao |
主催:
電子情報通信学会 基礎・境界ソサイエティ VLSI設計技術研究会
後援:
情報処理学会 システムLSI設計技術研究会, ASP-DAC 2011, IEEE CAS Society Japan Chapter
問い合わせ先:
ご不明な点がございましたら, 下記メールアドレスまでご連絡下さい.
student-forum2011 [@] slrc.kyushu-u.ac.jp ( [@] は, @ に変更して下さい.)
実行委員:
- 委員長:
- 永山 忍 (広島市立大学)
- Oliver Diessel (University of New South Wales, Australia)
- 委員:
- Eui-Young Chung (Yonsei University, Korea)
- Sung Woo Chung (Korea University, Korea)
- Goerschwin Fey (University of Bremen, Germany)
- 橋本 浩二 (福岡大学)
- Yih-Lang Li (National Chiao Tung University, Taiwan)
- Chien-Nan Jimmy Liu (National Central University, Taiwan)
- Yung-Hsiang Lu (Perdue University, USA)
- Douglas Maskell (Nanyang Technological University, Singapore)
- 宮瀬 紘平 (九州工業大学)
- 夏井 雅典 (東北大学)
- Adam Postula (University of Queensland, Australia)
- 齋藤 寛 (会津大学)
- Chun-Yao Wang (National Tsing Hua University, Taiwan)
- 渡邉 貴之 (静岡県立大学)
- Grant Wigley (University of South Australia, Australia)
- Weng-Fai Wong (National University of Singapore, Singapore)
- Chai-Lin Yang (National Taiwan University, Taiwan)
- 吉澤 真吾 (北海道大学)
- 顧問:
- Ting-Chi Wang (National Tsing Hua University, Taiwan)
- 高島 康裕 (北九州市立大学)
- 渉外委員:
- 高島 康裕 (北九州市立大学)
Call for Posters
Student Forum at ASP-DAC 2011 Call for Call for Posters